Show simple item record

dc.contributor.authorIglesias Rojas, Juan Carlos
dc.date.accessioned2021-05-29T00:23:00Z
dc.date.available2021-05-29T00:23:00Z
dc.date.issued2017
dc.identifier.urihttps://repositorio.cinvestav.mx/handle/cinvestav/2861
dc.formatpdf
dc.format.extentxix, 148 p. : il. ; 28 cm.
dc.language.isospa
dc.publisherTesis (D.C.)--Centro de Investigación y de Estudios Avanzados del I.P.N. Departamento de Ingeniería Eléctrica/Sección de Electrónica del Estado Sólido
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.63
dc.subject.classificationINGENIERÍA Y TECNOLOGÍA
dc.subject.otherAnalog CMOS integrated circuits||Metal oxide semiconductors, Complementary||Operational amplifiers||Dissertations, Academic
dc.titleCircuitos para la reducción de offset en amplificadores operacionales mediante tecnología CMOS de compuerta flotante en modo de inyección y tuneleo de electrones
dc.typedoctoralThesis
dc.contributor.directorGómez Castañeda, Felipe
dc.contributor.directorMoreno Cadenas, José Antonio
dc.identificator7
dc.coverage.placeofpublicationCiudad de México
dc.description.institutionCINVESTAV
dc.description.unidadZacatenco-CDMX
dc.thesis.areaTecnología y Ciencias de la Ingeniería
dc.thesis.degreedepartmentIngeniería Eléctrica
dc.thesis.degreedisciplineSección de Electrónica del Estado Sólido
dc.rights.accessopenAccess


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record

http://creativecommons.org/licenses/by-nc-nd/4.63
Except where otherwise noted, this item's license is described as http://creativecommons.org/licenses/by-nc-nd/4.63